DSP HDL Toolbox dostarcza wstępnie zweryfikowane, gotowe do implementacji sprzętowej bloki oraz podsystemy Simulink do projektowania aplikacji do przetwarzania sygnałów np. w komunikacji bezprzewodowej, radiowej, przetwarzaniu dźwięku oraz danych z czujników, przystosowane do wdrażania w układach FPGA i SoC w postaci czytelnego i syntetyzowalnego kodu VHDL i Verilog (z użyciem HDL Coder™). Dodatkowo bloki te wspierają weryfikację poprzez generację komponentów SystemVerilog DPI (z użyciem HDL Verifier™).
Za pomocą tego narzędzia możliwe jest modelowanie, badanie oraz symulowanie właściwości sprzętowych wynikających z architektury procesorów w kontekście algorytmów DPS. Bloki IP pozwalają na implementację zarówno w szeregowych jak i równoległych systemach przetwarzania danych i pozwalają na szeroką analizę rozwiązania pod kątem zużycia zasobów, mocy oraz wydajności GSPS (gigasample-per-second).
Kluczowe cechy:
Skorzystaj z bezpłatnej 30-dniowej wersji próbnej oprogramowania
Dowiedz się więcej